- 相關(guān)推薦
VIA數字IC的筆試試題分享
1。解釋setup和hold time violation,畫(huà)圖說(shuō)明,并說(shuō)明解決辦法。
2。說(shuō)說(shuō)靜態(tài)、動(dòng)態(tài)時(shí)序模擬的優(yōu)缺點(diǎn)。
3。用一種編程語(yǔ)言寫(xiě)n!的算法。
4。畫(huà)出CMOS的圖,畫(huà)出tow-to-one mux gate。
5。說(shuō)出你的最大弱點(diǎn)及改進(jìn)方法。
6。說(shuō)出你的理想。說(shuō)出你想達到的目標。
1。一個(gè)四級的Mux,其中第二級信號為關(guān)鍵信號
如何改善timing
2. 一個(gè)狀態(tài)機的題目用verilog實(shí)現
不過(guò)這個(gè)狀態(tài)機話(huà)的實(shí)在比較差很容易誤解的
3. 卡諾圖寫(xiě)出邏輯表達使...
4. 用邏輯們畫(huà)出D觸發(fā)器
5. 給出某個(gè)一般時(shí)序電路的圖,有Tsetup,Tdelay,Tck->q,還有
clock的delay,寫(xiě)出決定最大時(shí)鐘的因素同時(shí)給出表達式
6。c語(yǔ)言實(shí)現統計某個(gè)cell在某.v文件調用的次數(這個(gè)題目真bt)
7 cache的主要部分什么的
8 Asic的design flow....
1問(wèn)答題
a.texture mapping是什么?為什么要用filter
b.
c.用float和int表示一個(gè)數,比如2,優(yōu)點(diǎn)和缺點(diǎn)
d.在MPEG哪部分可以硬件加速
e.解釋cubic和B-spline的差別,寫(xiě)出各自函數
2.用最簡(jiǎn)單方法判斷一個(gè)數是否是2的指數次冪
3.S23E8和S10E5兩種浮點(diǎn)數表示方法分析,表示0.25
寫(xiě)一個(gè)類(lèi)S10E5,實(shí)現=,從S23E8轉換
4 用模版的方式實(shí)現三個(gè)量取最大值
5 用整數的運算方式,實(shí)現浮點(diǎn)數的除法
6 兩道圖形證明題,一道平面、一道立體。
有六道大題,回答要求是英文的
由于題目是英文的,并且有很多問(wèn)題我不了解
所以可能有表述不正確的地方
一、五個(gè)小題
1、似乎是關(guān)于3維曲線(xiàn)擬和的問(wèn)題及數據的過(guò)濾
2、關(guān)于Win API中的OpenGL函數
3、說(shuō)出固定小數表示和浮點(diǎn)小數表示的優(yōu)缺點(diǎn)
4、說(shuō)出顯卡可以?xún)?yōu)化哪些MPEG中的計算
5、說(shuō)出Bezier和B-Spline曲線(xiàn)的區別
我只做了5,其他的都不知道
二、
寫(xiě)個(gè)函數判斷一個(gè)數是不是2的次方
這個(gè)題目還算簡(jiǎn)單,可能是我作的最好的一道了
三、
用c++寫(xiě)一個(gè)函數求三個(gè)輸入中最大的一個(gè)
要求用template
sigh,關(guān)于template已經(jīng)忘記了
四、
題目告訴你IEEE 16和32浮點(diǎn)數表示的規范
要求將-0.25分別用IEEE 16和32表示
并寫(xiě)一個(gè)c++函數將輸入的IEEE 16表示
轉化為IEEE 32的表示
這道題應該也作的還可以
因為對IEEE的浮點(diǎn)數表示本來(lái)就知道一些
五、
用c寫(xiě)一個(gè)函數f(x) = x * 0.5
要求只能用整數操作
并且似乎對函數的調用有特別的要求
也就是說(shuō)函數的輸入參數和輸出的格式需特別注意
這道題目有明顯的錯誤,所以沒(méi)有作
監考的是HR部門(mén)的,問(wèn)了也是白問(wèn),呵呵
六、兩道證明題,選作一題
1、關(guān)于一個(gè)2維向量關(guān)于另一個(gè)向量作鏡面反射的
這道題很簡(jiǎn)單的,相信大部分人都知道
只是題目的表述很奇怪
2、關(guān)于3維空間中一個(gè)平面的變換問(wèn)題
題目的表述有明顯的問(wèn)題,所以也沒(méi)有作
總的感覺(jué)是,似乎比較注重位運算
還有就是c和c++的基本編程
以及關(guān)于圖象處理的基本知識
希望liuqingwei作的比我好
1.描述ISI,說(shuō)說(shuō)一般消除ISI的方法
2.擴頻通信的原理,畫(huà)一個(gè)rake接收機的圖
3.描述LMS算法,收斂的條件
4.鎖相環(huán)原理,設計鎖相環(huán)的關(guān)鍵點(diǎn)
5.數字信號提高采樣率和降低采樣率的方法
6.FIR和IIR的特點(diǎn),一般什么情況下用
1. describe x86 PCs architecture in a diagram
cpu,core chipset, Cache,DRAM, IO-subsystem, IO-Bus
2. SWI instruction is often called a "supervisor call",describe the actions
in detail
a. Save the address of the instruction after the SWI in rl4_svc.
b. Save the CPSR in SPSR_svc.
c. Enter supervisor mode and disable IRQs.
d. Set the PC to 08 and begin executing the instruction there.
3.a. What is PIO operation? advantage and disadvantage?
b. DMA operation? advantage and disadvantage?
c. Scatter/Gather DMA engine? how does it operate?
4. MP3 decoder related.(a flow chart of decoding is presented)
a. advantages of Huffman encoding?
b. why the aliasing reduction is necessary?
c. analytical expression in mathematics of the IMDCT?
5. Assembly codes -> C language (about 15 lines).
6. Graduation thesis description.
第一題畫(huà)出科斯塔斯環(huán)的結構,如何用DSP軟件實(shí)現,還有一些問(wèn)題,不大記得。
有一題寫(xiě)出擴頻系統如何抑制寬帶和窄帶干擾
還一題擴頻系統中接收端頻偏較大,如何實(shí)現載波同步和碼同步
有一個(gè)Q值轉換的題
寫(xiě)出DSP和GPP(通用處理器)的區別
最后一題是關(guān)于A(yíng)R模型的算法,我沒(méi)研究過(guò),不會(huì )作。
verilog有兩題,我不會(huì )
VHDL有一題,我以前會(huì ),ft,現在忘記了
問(wèn)processor結構,讓你組成一個(gè)processor,例如MU0
一個(gè)38譯碼器
設計一個(gè)FIFO,給出I/O信號,大小是4000Byte,數據8bit,難點(diǎn)在Read Enabel(Outpu
t)
問(wèn)你在logic design領(lǐng)域遇到什么難題,如何解決?
問(wèn)電子示波器的五個(gè)特性(feature),比如通常有兩個(gè)輸入,不超過(guò)4個(gè)輸入
后面還有一些晶體管和mos的基本電路結構,有一些計算吧
模擬地沒(méi)有仔細看,數字地大概寫(xiě)寫(xiě)。(題號不對)
1.一個(gè)verilog的描述,要求你使用管子實(shí)現,并計算時(shí)序
2.寫(xiě)一個(gè)memory的仿真模型
3.給一個(gè)類(lèi)似y(n)=a*y(n-1)+b*x(n)等等好多項的一個(gè)表達式,系統函數,畫(huà)結構圖
4.一個(gè)賣(mài)報紙的fsm,關(guān)鍵之關(guān)鍵你要知道nickel和dime殺意思,載了
5.gray碼計數器地門(mén)實(shí)現
6.畫(huà)一個(gè)ff
7.給一個(gè)時(shí)序電路加約束,滿(mǎn)足setup,hold等要求,注意是兩個(gè)時(shí)鐘
8.接上面,結果后方真約束不滿(mǎn)足,如何改?
9.3-8譯碼器地門(mén)實(shí)現
10.一個(gè)計數器的verilog實(shí)現,有點(diǎn)小要求
11.請寫(xiě)出你logic design中遇到的問(wèn)題
12.請寫(xiě)出logic analyzer的5個(gè)特點(diǎn)
13.寫(xiě)好像是示波器的5個(gè)特征,那個(gè)單詞不太認識
14.一個(gè)mos電路的小信號模型
15.計算一些mos電路的等效輸出電阻,3個(gè)
16.設計一個(gè)fifo
17.寫(xiě)一下處理器的主要構成,及其作用
補充:Q值轉換是說(shuō)有兩個(gè)浮點(diǎn)數2.7xx,-15.xxx
轉換成定點(diǎn)數16位,第一個(gè)轉成q=8,第二個(gè)轉成q=9
q代表定點(diǎn)數的小數位數
還有就是一個(gè)定點(diǎn)數q=11,另一個(gè)q=8,問(wèn)乘積的q。
還給了一組關(guān)于x(n)輸入,y(n)輸出的方程,
求系統傳遞函數,應該是ARMA過(guò)程吧,
然后問(wèn)是fir還是iir。
考的都與CMOS有關(guān),不少就是數電開(kāi)頭關(guān)于CMOS的一些電路。
1.畫(huà)一個(gè)CMOS的二輸入與非門(mén)
2.畫(huà)CMOS的反相器,Vo-Vi圖,指出其中NMOS和PMOS的工作區。
3.畫(huà).....沒(méi)懂
4.畫(huà)六個(gè)寄存器組成的RAM,說(shuō)明哪些是存數據(?),哪些是time control line
5.描述阻抗的定義,比較在CMOS過(guò)程中,金屬,xx,diffusion的阻抗
憑印象,各位大牛補充
1.please give a block diagram of Costas PLL loop and give your ideas on how
to
implement it purely in DSP software ,assuming that PLLs input is digitize
d
IF signal,which factors determine PLL order? And describe PLL features wit
h different loop orders
3.please explain how spread spectrum communication scheme can restrain narro
w-band and wide -band interfernce respectively.
4.On account a large frenquency offset between carrier and radio signal ,giv
e your ideas on how to acquire timing and carrier synchronization in sprea
d spectrum demodulation.
5.please write basic equations of adaptives LMS (least-mean-square)algorithe
.and describe how to estimate the gradient vector.
8.An analog IF signal center 4.309Mhz,after a bandpass filter ,it is sample
at 5.714Mhz then where can we find it in nomalized frequency band?(with fo
rmuls)
1。一個(gè)二路選擇器,構成一個(gè)4路選擇器,滿(mǎn)足真值表要求
2。已知A,B,C三個(gè)信號的波形,構造一個(gè)邏輯結構,使得從A B可以得到C,并且說(shuō)明如
何避
免毛刺
3。一段英文對信號波形的描述,理解后畫(huà)出波形,并采用verilog實(shí)現。
4。169.6875轉化成2進(jìn)制和16進(jìn)制
5。闡述中斷的概念,有多少種中斷,為什么要有中斷,舉例
6。這道比較搞,iq題,5名車(chē)手開(kāi)5種顏色的車(chē)跑出了5個(gè)耗油量(miles per gallon),
然后就說(shuō)什么
顏色的車(chē)比什么車(chē)手的耗油量多什么的,判斷人,車(chē),好油量的排序
【VIA數字IC的筆試試題分享】相關(guān)文章:
騰訊筆試題 試題分享02-24
HTC筆試題分享11-21
IT相關(guān)筆試題分享11-21
寶潔 筆試題分享11-21
思科 筆試題分享11-21
CLUB筆試題分享11-21
軟件筆試題 分享11-21
邏輯筆試題分享11-21
移動(dòng)的筆試題分享11-19
采購人員筆試題,試題分享02-25