- 相關(guān)推薦
ADS軟件對倍頻器的嵌入式電特性仿真
摘要:利用ADS射頻仿真軟件和嵌入法對倍頻器的環(huán)境阻抗、有效激勵電平進(jìn)行了研究,針對倍頻器輸出端外加負載后對倍頻效率產(chǎn)生的影響,提出了改進(jìn)方法并進(jìn)行了實(shí)際驗證。1 引言
眾所周知,在用倍頻鏈實(shí)現高頻、高穩微波振蕩源的過(guò)程中,倍頻器倍頻效率的高低不僅對簡(jiǎn)化電路和保持電路穩定性影響較大,而且對整個(gè)電路雜散、諧波的抑制都起著(zhù)重要作用。傳統的設計過(guò)程需要復雜的理論推導、大量的試驗驗證,或者依賴(lài)于經(jīng)驗進(jìn)行設計?而在現實(shí)工程應用中,有時(shí)卻需要一些特殊的倍頻器,如頻率不是很常用,倍頻次數又較高,采用外協(xié)加工,成本和時(shí)間都不劃算等。對于這些既沒(méi)有相關(guān)的工程設計經(jīng)驗,又無(wú)法獲得倍頻三極管器件完整的物理參數的情況,探索一個(gè)能快速有效設計出高性能倍頻產(chǎn)品的方法就顯得十分有必要了。在ADS射頻仿真軟件的幫助下,以AT42086(三極管)5倍頻器(將114.8MHz倍到574MHz)為例,可以較完整地研究各種外圍條件對倍頻效率的影響。
2 仿真方法
當把倍頻器單獨看成為嵌入式器件時(shí),在某個(gè)三極管的特定靜態(tài)工作點(diǎn)下,倍頻器兩端的輸入阻抗特性、輸入端的激勵電平對倍頻效率都呈現出一種特殊的規律(比如說(shuō)倍頻器的激勵電平并不是越高越好,有時(shí)高的激勵電平反倒比低電平激勵時(shí)產(chǎn)生的諧波幅度低)。因此,如何確定正確的直流工作點(diǎn)、輸出端LC諧振回路和有效的激勵電平是設計中面臨的關(guān)鍵問(wèn)題。鑒于這種情況,設計時(shí)可以充分利用現代射頻設計工具來(lái)進(jìn)行仿真以加快研發(fā)過(guò)程并設計出性能較好的倍頻產(chǎn)品。
利用ADS仿真軟件中相應的功能模塊SmZ1、SmZ2(注意:SmZ1、SmZ2模塊輸出的是共軛值,由于設計時(shí)應該賦給倍頻電路真值以模擬真實(shí)環(huán)境,所以要將結果取共軛),可以比較容易地處理仿真時(shí)電路外圍環(huán)境阻抗問(wèn)題,對于倍頻的前級(比如放大電路),可以在軟件中先建立放大電路原理圖,然后設置SmZ1模塊(測得輸出阻抗,也就是倍頻器輸入的環(huán)境阻抗)并運行仿真以得到結果。同理,還應對倍頻的后級電路做類(lèi)似處理以得到倍頻輸出端的環(huán)境阻抗。這里所講的后級電路一般是指帶通濾波電路,對于大部分外購的濾波器,其輸入、輸出端口都要求在50Ω匹配條件下,因此,可以把50Ω假設成倍頻器的輸出環(huán)境阻抗直接帶入倍頻電路進(jìn)行仿真。但這樣的問(wèn)題是:實(shí)際濾波器的濾波特性是在50Ω匹配的環(huán)境下測得的,而并不一定是它的輸入輸出端口就正好是50Ω,特別是對帶通濾波器,其端口一般呈容性,而在調試修正電路里還應考慮如何在保證仿真有效性的前提下,對其進(jìn)行端口的失配現象進(jìn)行補償。
利用嵌入法的設計思路是:把倍頻電路本身看成一功能單元,其工作時(shí)的外圍環(huán)境阻抗可以由輸入輸出兩端的負載來(lái)指定。另外,為了便于觀(guān)察激勵電平的影響,可選用ADS中單音頻率源作為輸入端(該源也可人為指定環(huán)境阻抗)。倍頻電路可按照三極管倍頻經(jīng)典電路搭建。圖1所示是其倍頻仿真電路原理圖。在圖1中,對于LC回路,由于倍頻電路中LC回路器件可以有很多不同的組合,因此,它的選擇也頗有講究,具體的做法除可以參考相關(guān)文獻外,也可以用ADS上的電路優(yōu)化功能,來(lái)讓軟件來(lái)選擇一組較為合適的取值。
本設計是以?xún)啥耍担唉腑h(huán)境阻抗為例進(jìn)行的,若具體情況不是50Ω或含有虛部,可以雙擊終端模塊直接修改輸出阻抗值的大小。格式為:(50+j*24)Ω。
在此雖然用的是很簡(jiǎn)單的電路模型,但是,這并不影響利用ADS對倍頻特性進(jìn)行仿真。
3 仿真實(shí)驗及結果驗證
讓軟件進(jìn)行多次的仿真實(shí)驗,可以使設計人員通過(guò)生成的實(shí)驗數據在很短時(shí)間內找到合適的輸入激勵電平。表1是筆者截取的一段數據。由于主要關(guān)心五次諧波,所以,為了便于觀(guān)察,將其制成表格,并將其鄰近的四、六次諧波也列了出來(lái)。
表1 不同激勵電平時(shí)的諧波功率值
從諧波分析結果圖表上可清楚的看到:當激勵電平為17dBm的時(shí),三極管AT42086的倍頻效率是最高的(見(jiàn)圖2),為5.727dBm。而在其鄰近的其它電平激勵下,倍頻后的5次諧波輸出都相對低一些。
通過(guò)研究倍頻器的倍頻效率對激勵電平的變化規律,可為確定輸入激勵電平的大小提供依據。不僅如此,在計算整個(gè)電路系統電平分配時(shí),也可以把倍頻器件的有效激勵電平作為基點(diǎn)來(lái)折算出其它器件的工作電平值。
實(shí)際實(shí)現時(shí),作為射頻電路,即便原理上已經(jīng)設計的很好了,但由于電路工作頻率很高,實(shí)際電路板如果設計不好,就有可能導致信號波長(cháng)和結構的物理參數發(fā)生變化,從而使電路出現自激、諧波抑制不好,波形失真、信號功率下降等現象。這里設計的倍頻器是一種對環(huán)境阻抗很敏感的器件。由于一般從電路設計上,都希望用盡量少的器件來(lái)實(shí)現功能。本電路輸出級元件少到只有LC諧振回路,因此一方面符合最小化設計要求,另一方面,輸出級又很容易受到負載的牽引而使倍頻效率降低。對此,可以通過(guò)ADS軟件實(shí)驗來(lái)分析這個(gè)現象。表2給出了兩例5次諧波的功率值。實(shí)際上,針對倍頻器的特點(diǎn)可以對這些“失配”提出一套切實(shí)可行的“修正”辦法。當然,合理正確的仿真是能夠快速有效實(shí)現修正的先決條件。
【ADS軟件對倍頻器的嵌入式電特性仿真】相關(guān)文章:
軟件無(wú)線(xiàn)電發(fā)射機的實(shí)現與仿真03-18
軟件無(wú)線(xiàn)電安全保密通信仿真系統(一)03-07
基于A(yíng)DS的C波段介質(zhì)振蕩器仿真設計03-07
嵌入式軟件的覆蓋測試03-18
基于SIP的嵌入式終端軟件系統03-07
靜止同步串聯(lián)補償器的機電暫態(tài)特性研究與仿真03-12
基于復雜度的嵌入式軟件功耗模型03-18