激情欧美日韩一区二区,浪货撅高贱屁股求主人调教视频,精品无码成人片一区二区98,国产高清av在线播放,色翁荡息又大又硬又粗视频

基于FPGA的HDLC通信模塊的實(shí)現

時(shí)間:2024-10-04 10:04:21 信息安全畢業(yè)論文 我要投稿
  • 相關(guān)推薦

基于FPGA的HDLC通信模塊的實(shí)現

基于FPGA的HDLC通信模塊的實(shí)現
摘要:本文設計了一種基于FPGA的HDLC通信模塊,并在FPGA上成功實(shí)現功能。HDLC(High Level Data Link Control)協(xié)議是通信領(lǐng)域中應用最廣泛的協(xié)議之一,它是面向比特的高級數據鏈路控制規程,具有差錯檢測功能強大、高效和同步傳輸的特點(diǎn)。
HDLC是面向位的,這意味著(zhù)數據是一位一位地監控的,傳輸的數據以二進(jìn)制數據組成,不存在任何特殊的控制代碼,但幀中的信息包含了控制和響應命令。HDLC支持全雙工傳輸,在同一時(shí)刻,數據在兩個(gè)方向上傳輸,導致了較高的吞吐率。HDLC適合于點(diǎn)對點(diǎn)和多點(diǎn)(多路播送或一對多)連接。HDLC的子集被用來(lái)向X.25、ISDN和幀中繼網(wǎng)提供信令和控制數據鏈路.
全部設計采用Verilog HDL語(yǔ)言描述,所有模塊設計都通過(guò)了驗證。FPGA即現場(chǎng)可編程門(mén)陣列,可以反復編程,能夠兼顧速度和靈活性,并能多路并行處理,實(shí)時(shí)性能能夠預測和仿真。因其設計簡(jiǎn)單靈活,易于修改,適合中小批量通信產(chǎn)品的設計。在QuartusⅡ5.1實(shí)現多路HDLC電路的設計。
關(guān)鍵詞:HDLC; 現場(chǎng)可編程門(mén)陣列; Verilog HDL語(yǔ)言; 數據通信
The Design of HDLC Communication
Module Based on FPGA
Abstract:This paper designs a HDLC communication module based on FPGA (Field-programmable gate array), and achieves the function successfully. HDLC(HighLevel Data Link Control) protocol is one of the most widely used protocols in communication field. It has powerful mistake checking ability and high efficiency. It is bit-oriented and of synchronization transmission.
HDLC is bit-oriented, it means data is monitored bit by bit. Data transmitted is in the form of binary system, not any control code special. But the information in the frame includes control and response commands.

【基于FPGA的HDLC通信模塊的實(shí)現】相關(guān)文章:

基于FPGA的TS201 linkport數據通信設計與實(shí)現04-18

基于FPGA的TS over lP的設計與實(shí)現07-01

基于FPGA的數字鎖相環(huán)設計實(shí)現07-24

利用Verilog HDL實(shí)現基于FPGA的分頻方法09-02

基于FPGA實(shí)現FIR濾波器的研究05-23

基于Cyclone系列FPGA的1024點(diǎn)FFT算法的實(shí)現09-30

基于FPGA的指紋特征點(diǎn)集匹配的設計與實(shí)現09-17

基于FPGA的IPV6數字包配置實(shí)現09-22

基于802.11a的OFDM系統同步算法的FPGA設計與實(shí)現08-06

激情欧美日韩一区二区,浪货撅高贱屁股求主人调教视频,精品无码成人片一区二区98,国产高清av在线播放,色翁荡息又大又硬又粗视频