- 相關(guān)推薦
基于VHDL的DDS的設計與分析
全部作者: 周雷 許文建 第1作者單位: 徐州中國礦業(yè)大學(xué)信息與電氣工程學(xué)院 論文摘要: 本文討論了基于FPGA芯片的直接數字頻率合成器(DDS)的設計方法。因為DDS的實(shí)現依賴(lài)于高速、高性能的數字器件,使用現場(chǎng)可編程器件FPGA,利用其高速、高性能及可重構性的特性,就能根據需要方便地實(shí)現各種不同頻率的信號輸出。 關(guān)鍵詞: 直接數字頻率合成器,相位累加器,VHDL (瀏覽全文) 發(fā)表日期: 2007年11月02日 同行評議:
(暫時(shí)沒(méi)有)
綜合評價(jià): (暫時(shí)沒(méi)有) 修改稿:【基于VHDL的DDS的設計與分析】相關(guān)文章:
基于DDS技術(shù)的聲納信號模擬器03-21
基于DDS技術(shù)的正弦衰減信號源03-07
信號源及DDS雜散分析03-07
DDS的幅度量化雜散分析(一)03-07
VHDL在高速圖像采集系統中的應用設計03-18