- 相關(guān)推薦
基于TMS320F206的電網(wǎng)數據處理板設計
摘要:介紹了基于DSP芯片TMS320F206的電網(wǎng)采樣處理板的軟、硬件設計方法,對硬件各模塊電路的工作原理作了重點(diǎn)的討論,同時(shí)給出了該電網(wǎng)數據處理板的主程序和中斷處理程序流程圖。1 引言
隨著(zhù)電力系統新型負荷及非線(xiàn)性負荷的大量增加,電力系統的電壓和電流波形會(huì )發(fā)生嚴重畸變,從而給電力系統帶來(lái)很大的“電網(wǎng)污染”。特別是用戶(hù)內部短路以及開(kāi)關(guān)操作、變壓器或電容器組投切時(shí)的短時(shí)中斷均會(huì )引起暫態(tài)、瞬時(shí)過(guò)電壓以及電壓凹陷、凸起或短時(shí)供電中斷等電能質(zhì)量擾動(dòng)問(wèn)題。同時(shí)電網(wǎng)系統中的諧波成份也越來(lái)越復雜,嚴重的電力“污染”對某些行業(yè)(如醫院的精密儀器、微計算機系統以及智能電子、工業(yè)過(guò)程控制中的微處理器等)構成了巨大的威脅,甚至造成“瀑布”式的連鎖反映,從而引發(fā)電網(wǎng)崩潰的事件。所以,電力系統中電網(wǎng)數據的精確采集、故障判斷、數據處理已成為電網(wǎng)正確運行的焦點(diǎn)。
現有的電網(wǎng)質(zhì)量分析板受器件和分析方法的限制,大多對系統中的暫態(tài)、短時(shí)擾動(dòng)信息難以快速、準確地捕捉。隨著(zhù)高速數字信號處理?DSP?技術(shù)的發(fā)展及其制造成本的降低,DSP技術(shù)在電力系統的各個(gè)研究領(lǐng)域得到了廣泛的應用。表1是DSP方式與傳統芯片處理方式的能力對比,從中可以看出DSP用作處理器的優(yōu)勢。
表1 DSP與傳統芯片處理能力對比表
2 基于TMS320F206的硬件設計
基于DSP處理板的主體設計思想是采用DSP芯片TMS320F206構成數字處理系統,并以下位機為主體實(shí)現實(shí)時(shí)采樣、數據處理、分析和短時(shí)儲存,然后與上位機進(jìn)行數據通訊,以及利用遠程計算機進(jìn)行展示和數據庫存儲管理等。具體操作如下:
(1)用處理板測量并計算三相電流、電壓的有效值、有功功率、無(wú)功功率以及功率因數;對40Hz~2MHz頻率輸入信號進(jìn)行測頻采樣;
(2)對數據進(jìn)行處理,分析查錯,給出報警類(lèi)別,并給出開(kāi)關(guān)量輸出信號以便進(jìn)行開(kāi)合閘操作;
圖2
(3)對電壓、電流的l~63次諧波進(jìn)行分析,給出幅度、相位以及三相電壓、電流的總畸變率;
(4)通過(guò)16C552芯片UART擴展2個(gè)RS-232和一個(gè)RS-485接口以便與上位機進(jìn)行數據交換,同時(shí)擴展一并行口以與打印機相連;
(5)用看門(mén)狗進(jìn)行刷新、復位并實(shí)時(shí)檢測系統;
該處理板的主控芯片選用定點(diǎn)DSP芯片TMS320F206。系統的硬件功能框圖如圖1所示。
該電網(wǎng)采樣數據處理板的功能是在數字信號處理芯片TMS320F206的控制下完成的。數據采樣模塊采用的3片高速14位A/D芯片MAX125在工作時(shí)外接與16C552公用的16MHz時(shí)鐘,因其并行接口數據訪(fǎng)問(wèn)和總線(xiàn)釋放的時(shí)間特性與DSP的特性兼容,因此,其轉換結果可由DSP不加等待狀態(tài)而直接讀取。3片MAX125在此用12路進(jìn)行同步采樣?不用的通道為防干擾應接地。電壓、電流等模擬量通過(guò)變壓器轉換成-5V~+5V的電壓,并在濾波后接入MAX125,轉換開(kāi)始信號由DSP的引腳TOUT提供給3片MAX125的CONVST引腳,并在上升沿啟動(dòng)采樣,片內的時(shí)序發(fā)生器可控制指定的通道以使其按順序進(jìn)行轉換,并將結果存儲在片內14Bit×4的RAM中,轉換結束后,每片MAX125的INT引腳變低?3片通過(guò)CPLD或門(mén)輸出給DSP。讀取結果時(shí),執行連續讀操作,第一次讀到的是第一通道的數據,第二次讀的是第二通道的數據,依此類(lèi)推。
16C552是TI?TLl6C552?、EXAR?ST16C552? 、VLSI?VL16C552?等公司生產(chǎn)的異步通信芯片。在采樣處理板中?16C552可作為RS232、RS485串口和打印機并口的擴展芯片,并通過(guò)MAX232驅動(dòng)芯片來(lái)和MAX1486驅動(dòng)芯片與上位機進(jìn)行通訊。圖2為UART擴展的電路圖。
圖4
由于TMS320F206僅有一個(gè)同步通訊口,因而設計中采用DSP的UART擴展。同時(shí)由于輸入輸出接口的資源有限,故采用了CPLD擴展。圖2中將DSP及電源、地、光電耦合器等做了簡(jiǎn)化,有興趣的讀者可以查詢(xún)相關(guān)資料。本系統中16C552的串口和并口都工作在中斷工作方式,16C552的CLK端外接15.9744MHz晶振時(shí),可通過(guò)設置除數寄存器的高、低位DLM、DLL來(lái)確定通訊的波特率。
在硬件電路設計中,l6C552的片內寄存器選擇線(xiàn)A0~A2以及讀寫(xiě)信號均由DSP直接控制。串、并行通道的片選線(xiàn)CSA、CSB和CSP則由CPLD直接控制,可根據需要選擇串行通信方式還是并行通信方式。為防止干擾,
【基于TMS320F206的電網(wǎng)數據處理板設計】相關(guān)文章:
基于DSP和FPGA的ARINC429機載總線(xiàn)接口板的硬件設計03-18
基于GPRS的配電網(wǎng)自動(dòng)化系統的研究12-02
基于VHDL的DDS的設計與分析03-07
基于A(yíng)jax技術(shù)的網(wǎng)站設計03-08
基于EDA技術(shù)的FPGA設計03-18
DMB-TH幀體數據處理模塊的研究設計11-22
基于維度的圖形設計教學(xué)與運用03-21
基于PLC的閘門(mén)監控系統設計03-07